原文源于Semiconductor Engineering: https://semiengineering.com/week-in-review-design-low-power-11/

半导体工程

每周回顾:设计,低功耗

工具与IP
Cadence 推出了 针对设备上神经网络推理应用的深度神经网络加速器(DNA)AI处理器IP Tensilica DNA 100。该处理器可扩展,从0.5 TMAC(Tera乘累加)扩展到12 TMAC,或堆叠多个处理器的100 TMAC,该公司声称与其他同类产品相比,其性能最高可提高4.7倍,每瓦性能可提高2.3倍。具有相似MAC阵列大小的解决方案。特别是,处理器的引擎通过消除不必要的负载和零的乘积来提高效率和减少计算量,从而解决了神经网络固有的稀疏性。该处理器带有完整的AI软件平台。

瑞萨 是 跳跃中 的IP授权市场40多个产品,其中包括的组合是CPU核心(RX,SH等),定时器IP电机的应用,USB内核和SRAM。尤其是,该公司认为其IP对AI,自动驾驶汽车和机器人市场有用。瑞萨表示,将根据需求提供更多许可证。

ANSYS 发布 了其仿真套件的最新版本。19.2版包含更多功能,可用于汽车半导体的功能安全分析,用于PCB分析的新混合仿真技术,更快,更准确的CFD仿真以及自动驾驶汽车仿真。

eSilicon 推出了 其新的7nm neuASIC IP平台,用于需要适应不断变化的AI算法的AI ASIC设计。该平台包括一个以AI为目标的功能的库,这些库可以组合并配置为创建自定义AI算法加速器。经过编译,强化和验证的功能包括56G SerDes,HBM2 PHY,AI mega / giga细胞和卷积引擎。

AI硬件初创公司 Gyrfalcon Technology  宣布其矩阵处理引擎(MPE)从隐身模式中脱颖而出,该矩阵处理引擎旨在用于IoT和边缘设备中的高性能AI处理。该公司的第一款产品Lightspeeur 2801S加速器是一种7mm x 7mm 28nm ASIC,使用300mW的功率,并提供9.3 TOPS / W的处理音频和视频输入。

Mentor的 Xpedition和PADS专业PCB设计流程,包括勇气和NPI的HyperLynx系列产品,被 认证 通过 TÜVSÜD功能安全在ISO 26262工具置信水平1至ASIL D.为ASIL一

交易
LG电子 选择了  具有HDCP 2.3内容保护功能的Synopsys的DesignWare HDMI 2.1控制器IP,以在其最新一代的多媒体SoC中实现安全,高质量的数字视频和音频链接。LG列举了诸如具有60 Hz刷新率和动态HDR的未压缩8K分辨率等功能,并在SoC中使用了Synopsys的逻辑库,嵌入式存储器,USB,移动存储和以太网IP。

Graphcore 使用 Synopsys的 设计平台设计用于AI工作负载的Colossus智能处理单元(IPU)。Colossus将图形计算与大规模并行,低精度浮点计算结合使用,以实现更高的计算密度。Graphcore引用了以AI为重点的优化技术,这些技术可提供更好的功率,性能和面积结果,并加快设计收敛速度。

活动
数字营销研讨会2.0:10月3日,下午6点–晚上8:30在加利福尼亚州米尔皮塔斯。研讨会重点讨论了三个组织转变,这是掌握数字化营销和销售以及以敏捷方式进行营销的关键。

Arm TechCon:10月16日至18日在加利福尼亚州圣何塞。以Arm为中心的会议和展览将以Arm高级管理人员的主题演讲以及在包括物联网和汽车在内的各种设计中实施Arm IP的最佳实践为特色。该公司还针对即将在展会上发布的未来产品发布了扩展路线图。

RISC-V峰会:12月3日至6日在加利福尼亚州圣克拉拉。第一次针对RSIC-V ISA生态系统的年度会议和展览。将提供培训课程,讲习班和演示文稿,然后是基金会成员的一天。